CDCU877RTBR

Texas Instruments
595-CDCU877RTBR
CDCU877RTBR

Tillverk:

Beskrivning:
Klockdrivare och fördelning 1.8v PLL Clock Drive r A 595-CDCU877RHAR A 595-CDCU877RHAR

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

Tillgänglighet

Lager:
Ej på lager
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken.
Minst: 2500   Flera: 2500
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Komplett Papprulle (beställ i multiplar av 2500)
57,20 kr 143.000,00 kr
5 000 Beräkning

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Klockdrivare och fördelning
RoHS-direktivet:  
VQFN-40
CDCU877
- 40 C
+ 85 C
Reel
Märke: Texas Instruments
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: MY
Fuktkänsliga: Yes
Monteringsstil: SMD/SMT
Produkt: Clock Drivers
Produkttyp: Clock Drivers & Distribution
Fabriksförpackningskvantitet: 2500
Underkategori: Clock & Timer ICs
Typ: Phase-Locked-Loops (PLLs) and Oscillators
Enhetens vikt: 104 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542399000
CNHTS:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

CDCU877 Phase-Lock Loop Clock Driver

Texas Instruments CDCU877 Phase-Lock Loop Clock Driver is a high-performance, low-jitter, low-skew, zero-delay buffer. It distributes a differential clock input pair (CK, /CK) to 10 differential pairs of clock outputs (Yn, /Yn) and one differential pair of feedback clock outputs (FBOUT, /FBOUT). The clock outputs are controlled by the input clocks (CK, /CK), the feedback clocks (FBIN, /FBIN), the LVCMOS control pins (OE, OS), and the analog power input (AVDD). When OE is low, the clock outputs, except FBOUT, /FBOUT, are disabled while the internal PLL maintains its locked-in frequency. OS (output select) is a program pin that must be tied to GND or VDD. When OS is high, OE functions as previously described. When OS and OE are both low, OE does not affect Y7, /Y7, as these are free-running. When AVDD is grounded, the PLL is turned off and bypassed for test purposes.