LMK04806BISQX/NOPB

Texas Instruments
926-LMK04806BISQXNPB
LMK04806BISQX/NOPB

Tillverk:

Beskrivning:
Klocksynthesizer/brusrensare Low-noise clock jitt er cleaner with dua A 926-LMK04806BISQENPB

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

Tillgänglighet

Lager:
Ej på lager
Fabrikens ledtid:
18 Veckor Uppskattad tillverkningstid i fabriken.
Minst: 2000   Flera: 2000
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Komplett Papprulle (beställ i multiplar av 2000)
126,61 kr 253.220,00 kr

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
237,60 kr
Min:
1

Liknande produkt

Texas Instruments LMK04806BISQE/NOPB
Texas Instruments
Klocksynthesizer/brusrensare Lo-Noise Clock Jittr Cleaner w/ Cscd PLL A 926-LMK04806BISQNOPB

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Klocksynthesizer/brusrensare
RoHS-direktivet:  
14 Output
2.6 GHz
LVCMOS, LVDS, LVPECL
LVCMOS, LVDS, LVPECL
WQFN-64
3.15 V
3.45 V
- 40 C
+ 85 C
LMK04806
SMD/SMT
Reel
Märke: Texas Instruments
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: Not Available
Fuktkänsliga: Yes
Produkttyp: Clock Synthesizers / Jitter Cleaners
Fabriksförpackningskvantitet: 2000
Underkategori: Clock & Timer ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542399000
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390020
JPHTS:
8542390990
MXHTS:
85423999
ECCN:
EAR99

LMK0480x Low-Noise Clock Jitter Cleaner

Texas Instruments LMK0480x Low-Noise Clock Jitter Cleaner is a high-performance clock conditioner that includes superior clock jitter cleaning, generation, and distribution with advanced features to meet next-generation system requirements. The dual loop PLLatinum™ architecture enables 111fs RMS jitter (12kHz to 20MHz) using a low noise VCXO module or sub-200fs RMS jitter (12kHz to 20MHz) using a low-cost external crystal and varactor diode. The dual loop architecture consists of two high-performance phase-locked loops (PLL), a low-noise crystal oscillator circuit, and a high-performance voltage-controlled oscillator (VCO). The first PLL (PLL1) provides a low-noise jitter cleaner function. The while the second PLL (PLL2) performs the clock generation.