LMK5C33414ARGCR

Texas Instruments
595-LMK5C33414ARGCR
LMK5C33414ARGCR

Tillverk:

Beskrivning:
Klocksynthesizer/brusrensare Three DPLL three AP LL four-input and 1

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.
Denna produkt kräver eventuellt ytterligare dokumentation vid export från USA.

Tillgänglighet

Lager:
Ej på lager
Fabrikens ledtid:
18 Veckor Uppskattad tillverkningstid i fabriken.
Minst: 2500   Flera: 2500
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
353,65 kr 884 125,00 kr

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Klocksynthesizer/brusrensare
Leveransaviseringar:
 Denna produkt kräver eventuellt ytterligare dokumentation vid export från USA.
RoHS-direktivet:  
14 Output
1.25 GHz
HSCL, HSDS/ LVPECL, LVCMOS, LVDS
HCSL, LVCMOS, LVDS, LVPECL, XTAL
VQFN-64
200 MHz, 800 MHz
3.135 V
3.465 V
- 40 C
+ 105 C
LMK5C33414A
SMD/SMT
Märke: Texas Instruments
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: Not Available
Fuktkänsliga: Yes
Arbetsström: 850 mA, 965 mA, 1.085 A
Produkt: Clock Jitter Cleaners / Synchronizers
Produkttyp: Clock Synthesizers / Jitter Cleaners
Fabriksförpackningskvantitet: 2500
Underkategori: Clock & Timer ICs
Typ: Network Synchronizer and Jitter Cleaner
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

USHTS:
8542390090
MXHTS:
8542399999
ECCN:
3A001.A.2.A

LMK5C33414A High-Performance Network Synchronizer

Texas Instruments LMK5C33414A High-Performance Network Synchronizer includes a jitter cleaner designed to meet stringent wireless communications and infrastructure application requirements. The network synchronizer integrates three DPLLs to provide hitless jitter and switching attenuation with programmable loop bandwidth and no external loop filters. This feature maximizes the flexibility and ease of use of the device. Each DPLL phase locks a paired APLL to a reference input.