LMK61PD0A2-SIAR

Texas Instruments
595-LMK61PD0A2-SIAR
LMK61PD0A2-SIAR

Tillverk:

Beskrivning:
Klockgeneratorer och supportprodukter +/-50 ppm ultra-low jitter pin selecta A A 595-LMK61PD0A2-SIAT

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

Tillgänglighet

Lager:
Ej på lager
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken.
Minst: 2500   Flera: 2500
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Denna produkt levereras UTAN KOSTNAD

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Komplett Papprulle (beställ i multiplar av 2500)
107,14 kr 267 850,00 kr

Alternativ förpackning

Tillverk: Artikelnummer:
Emballage:
Reel, Cut Tape, MouseReel
Tillgänglighet:
På lager
Pris:
172,04 kr
Min:
1

Liknande produkt

Texas Instruments LMK61PD0A2-SIAT
Texas Instruments
Klockgeneratorer och supportprodukter +/-50 ppm ultra-low jitter pin selecta A A 595-LMK61PD0A2-SIAR

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Klockgeneratorer och supportprodukter
RoHS-direktivet:  
LMK61PD0A2
Reel
Märke: Texas Instruments
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: Not Available
Fuktkänsliga: Yes
Produkttyp: Clock Generators
Fabriksförpackningskvantitet: 2500
Underkategori: Clock & Timer ICs
Handelsnamn: PLLatinum
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

USHTS:
8542310030
ECCN:
EAR99

LMK61PD0A2 Low Jitter Differential Oscillators

Texas Instruments LMK61PD0A2 Ultra Low-Jitter Differential Oscillators are a PLLatinum™ pin selectable oscillator that generates commonly used reference clocks. The device is pre-programmed in the factory to support seven unique reference clock frequencies that can be selected by pin-strapping each of FS[1:0] to VDD, GND, or NC (no connect). The output format is selected between LVPECL, LVDS, or HCSL by pin-strapping OS to VDD, GND, or NC. Internal power conditioning provides excellent power supply ripple rejection (PSRR), reducing the cost and complexity of the power delivery network. The device operates from a single 3.3V ± 5% supply.