SN74AC2G101PWR

Texas Instruments
595-SN74AC2G101PWR
SN74AC2G101PWR

Tillverk:

Beskrivning:
Vippkontakter Two-channel configur able gate for clock

Livscykel:
Ny produkt:
Nytt från denna tillverkare.
ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 2 700

Lager:
2 700 Kan skickas omedelbart
Fabrikens ledtid:
18 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 3000)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
5,30 kr 5,30 kr
3,70 kr 37,00 kr
3,32 kr 83,00 kr
2,88 kr 288,00 kr
2,68 kr 670,00 kr
2,56 kr 1.280,00 kr
2,50 kr 2.500,00 kr
Komplett Papprulle (beställ i multiplar av 3000)
2,33 kr 6.990,00 kr
2,27 kr 13.620,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Vippkontakter
RoHS-direktivet:  
D-Type
2 Circuit
Push-Pull
TSSOP-16
Schmitt-Trigger
Non-Inverting
11.3 ns
- 24 mA
24 mA
1.5 V
6 V
SMD/SMT
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Monteringsland: MY
Distributionsland: US
Ursprungsland: MY
Maximal klockfrekvens: 175 MHz
Antal ingångslinjer: 6 Line
Antal utgångslinjer: 1 Line
Produkttyp: Flip Flops
Serie: SN74AC2G101
Fabriksförpackningskvantitet: 3000
Underkategori: Logic ICs
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

SN74AC2G101/SN74AC2G101-Q1 Gates

Texas Instruments SN74AC2G101/SN74AC2G101-Q1 Gates feature two independent D-type flip-flops with rising-edge triggered configurable logic clock, active-low clear, and data inputs. The clock inputs can be arranged for multiple 1- and 2-input logic functions, including buffer, inverter, AND, OR, NAND, NOR, XOR, and XNOR. All inputs have a Schmitt-trigger architecture to support slow or noisy input signals.