SN74AHCT573DGVR

Texas Instruments
595-SN74AHCT573DGVR
SN74AHCT573DGVR

Tillverk:

Beskrivning:
Spärrarna Tri-St Octal D-Type

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

På lager: 3 835

Lager:
3 835 Kan skickas omedelbart
Fabrikens ledtid:
6 Veckor Uppskattad tillverkningstid i fabriken för kvantiteter som är större än vad som visas.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 2000)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
5,39 kr 5,39 kr
3,78 kr 37,80 kr
3,39 kr 84,75 kr
2,95 kr 295,00 kr
2,74 kr 685,00 kr
2,62 kr 1.310,00 kr
2,52 kr 2.520,00 kr
Komplett Papprulle (beställ i multiplar av 2000)
2,42 kr 4.840,00 kr
2,33 kr 9.320,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Texas Instruments
Produktkategori: Spärrarna
RoHS-direktivet:  
True
AHCT
8 Circuit
1 Line
TVSOP-20
Non-Inverting
8 ns
4 uA
32 mA
- 8 mA
4.5 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
Märke: Texas Instruments
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: MY
Monteringsstil: SMD/SMT
Antal kanaler: 8 Channel
Antal ingångslinjer: 3 Line
Produkttyp: Latches
Serie: SN74AHCT573
Fabriksförpackningskvantitet: 2000
Underkategori: Logic ICs
Enhetens vikt: 60,200 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

Denna funktion kräver att Javascript är aktiverat.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

SN74AHCT573 Octal Transparent D-Type Latches

Texas Instruments SN74AHCT573 Octal Transparent D-Type Latches that include inputs that are TTL-voltage compatible. The Q outputs follow the data (D) inputs when the latch-enable (LE) input is high. The Q outputs are latched at the logic levels of the D inputs when LE is low.