74AHCT164S14-13

Diodes Incorporated
621-74AHCT164S14-13
74AHCT164S14-13

Tillverk:

Beskrivning:
Skiftregisterräknare Logic AHCT Std Reg Counter Shift 8-bit

ECAD-modell:
Ladda ned den kostnadsfria Libary Loader för att omvandla denna fil för ditt ECAD-verktyg. Läs mer om ECAD-modellen.

Tillgänglighet

Lager:
Ej på lager
Lång ledtid har rapporterats för denna produkt.
Minst: 1   Flera: 1
Enhetspris:
-,-- kr
Ext. pris:
-,-- kr
Est. Pris:
Förpackning:
Komplett Papprulle (beställ i multiplar av 2500)

Prissättning (SEK)

Antal Enhetspris
Ext. pris
Skärtejp/MouseReel™
7,19 kr 7,19 kr
4,29 kr 42,90 kr
3,61 kr 90,25 kr
2,74 kr 274,00 kr
2,31 kr 577,50 kr
1,99 kr 995,00 kr
1,77 kr 1 770,00 kr
Komplett Papprulle (beställ i multiplar av 2500)
1,24 kr 3 100,00 kr
† 58,00 kr MouseReel™-avgiften kommer att läggas till och beräknas i din kundvagn. MouseReel™-beställningar kan inte avbeställas eller returneras.

Produktattribut Attributvärde Välj attribut
Diodes Incorporated
Produktkategori: Skiftregisterräknare
RoHS-direktivet:  
SOIC-14
AHCT
Push-Pull
11 ns
4.5 V
5.5 V
- 40 C
+ 150 C
Reel
Cut Tape
MouseReel
Märke: Diodes Incorporated
Monteringsland: Not Available
Distributionsland: Not Available
Ursprungsland: CN
Monteringsstil: SMD/SMT
Driftspänning: 4.5 V to 5.5 V
Produkttyp: Counter Shift Registers
Serie: 74AHCT16
Fabriksförpackningskvantitet: 2500
Underkategori: Logic ICs
Enhetens vikt: 259,200 mg
Hittade produkter:
Markera minst en kryssruta för att visa liknande produkter
Markera minst en kryssruta ovan för att visa liknande produkter i denna kategori.
Attribut som valts: 0

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
EAR99

74AHC164 & 74HC164 Serial Shift Registers

Diodes Inc. 74AHC164 & 74HC164 are serial input 8-bit edge-triggered shift registers that have outputs from each of eight stages. The serial input data is entered at pin SDA or pin SDB as these are logically ANDED. Either input could be used as an active HIGH enable with data entry on the other pin. If a single input is desired, the pins can be tied together or the unused input can be tied HIGH. Data is shifted into Q0 from the serial input pins on each LOW to HIGH transition of the CP pin. Also during the CP edge, the data is transferred from each Qn to Qn+1. The serial data on pins DSA and DSB must be stable before and after the CP rising edge to meet the set-up and hold timing requirements. When asserted LOW the Master Reset (MR) pin sets all Qn to LOW. This action does not depend on the condition of serial input or clock pins. The MR must be asserted HIGH for a recovery time before the next CP positive edge pulse.